१४२४२७५६२

उत्पादने

AM3352BZCZA100

संक्षिप्त वर्णन:

– mDDR: 200-MHz घड्याळ (400-MHz डेटा दर)
– DDR2: 266-MHz घड्याळ (532-MHz डेटा दर)
– DDR3: 400-MHz घड्याळ (800-MHz डेटा दर)
– DDR3L: 400-MHz घड्याळ (800-MHz डेटा दर)
- 16-बिट डेटा बस
- 1GB एकूण अॅड्रेस करण्यायोग्य जागा


उत्पादन तपशील

उत्पादन टॅग

वैशिष्ट्ये

1-GHz Sitara™ ARM® Cortex® पर्यंत
-A8 32‑बिट RISC प्रोसेसर
- NEON™ SIMD कॉप्रोसेसर
- 32KB L1 सूचना आणि 32KB डेटा कॅशे सिंगल-एररसह

तपास

- एरर करेक्टिंग कोड (ECC) सह 256KB L2 कॅशे
- 176KB ऑन-चिप बूट रॉम
- 64KB समर्पित रॅम
- इम्युलेशन आणि डीबग - JTAG
- इंटरप्ट कंट्रोलर (128 व्यत्यय विनंत्या पर्यंत)
ऑन-चिप मेमरी (सामायिक L3 रॅम)
- 64KB जनरल-पर्पज ऑन-चिप मेमरी कंट्रोलर (OCMC) RAM
- सर्व मास्टर्ससाठी प्रवेशयोग्य
- जलद वेकअप साठी धारणा समर्थन
बाह्य मेमरी इंटरफेस (EMIF)
– mDDR(LPDDR), DDR2, DDR3, DDR3L

नियंत्रक

– mDDR: 200-MHz घड्याळ (400-MHz डेटा दर)
– DDR2: 266-MHz घड्याळ (532-MHz डेटा दर)
– DDR3: 400-MHz घड्याळ (800-MHz डेटा दर)
– DDR3L: 400-MHz घड्याळ (800-MHz डेटा दर)
- 16-बिट डेटा बस
- 1GB एकूण अॅड्रेस करण्यायोग्य जागा
- एक x16 किंवा दोन x8 मेमरी डिव्हाइस कॉन्फिगरेशनचे समर्थन करते
- जनरल-पर्पज मेमरी कंट्रोलर (GPMC)
- लवचिक 8-बिट आणि 16-बिट असिंक्रोनस मेमरी इंटरफेस ज्यामध्ये सात चिप निवडी आहेत (NAND, NOR, Muxed-NOR, SRAM)
- 4-, 8-, किंवा 16-बिट ECC ला समर्थन देण्यासाठी BCH कोड वापरते
- 1-बिट ECC ला समर्थन देण्यासाठी हॅमिंग कोड वापरते
- एरर लोकेटर मॉड्यूल (ELM)
- BCH अल्गोरिदम वापरून व्युत्पन्न केलेल्या सिंड्रोम पॉलिनोमियल्समधून डेटा त्रुटींचे पत्ते शोधण्यासाठी GPMC च्या संयोगाने वापरले जाते
- BCH अल्गोरिदमवर आधारित 4-, 8- आणि 16-बिट प्रति 512-बाइट ब्लॉक त्रुटी स्थानास समर्थन देते
प्रोग्रामेबल रिअल-टाइम युनिट सबसिस्टम आणि इंडस्ट्रियल कम्युनिकेशन सबसिस्टम (PRU-ICSS)
- इथरकॅट®, प्रोफिबस, प्रोफिनेट, इथरनेट/आयपी™ आणि बरेच काही सारख्या प्रोटोकॉलला समर्थन देते
- दोन प्रोग्रामेबल रिअल-टाइम युनिट्स (पीआरयू)
- 32-बिट लोड/स्टोअर RISC प्रोसेसर 200 MHz वर चालण्यास सक्षम
- सिंगल-एरर डिटेक्शन (समानता) सह 8KB इंस्ट्रक्शन रॅम
- सिंगल-एरर डिटेक्शन (समानता) सह 8KB डेटा रॅम
- 64-बिट संचयकासह सिंगल-सायकल 32-बिट गुणक
- वर्धित GPIO मॉड्यूल बाह्य सिग्नलवर शिफ्टइन/आउट सपोर्ट आणि समांतर लॅच प्रदान करते
- एकल-एरर डिटेक्शन (पॅरिटी) सह 12KB सामायिक रॅम
- प्रत्येक PRU द्वारे प्रवेशयोग्य तीन 120-बाइट रजिस्टर बँका
- सिस्टम इनपुट इव्हेंट्स हाताळण्यासाठी इंटरप्ट कंट्रोलर (INTC).
- PRU-ICSS मधील संसाधनांना अंतर्गत आणि बाह्य मास्टर्स जोडण्यासाठी स्थानिक इंटरकनेक्ट बस
- पीआरयू-आयसीएसएस आत परिधीय:
- फ्लो कंट्रोल पिनसह एक UART पोर्ट,
12 एमबीपीएस पर्यंत सपोर्ट करते
- एक वर्धित कॅप्चर (eCAP) मॉड्यूल
- दोन MII इथरनेट पोर्ट जे इंडस्ट्रियलला सपोर्ट करतात
इथरनेट, जसे की इथरकॅट
- एक MDIO पोर्ट
पॉवर, रीसेट आणि क्लॉक मॅनेजमेंट (PRCM) मॉड्यूल
- स्टँड-बाय आणि डीप-स्लीप मोडच्या प्रवेश आणि निर्गमन नियंत्रित करते
- स्लीप सिक्वेन्सिंग, पॉवर डोमेन स्विच-ऑफ सिक्वेन्सिंग, वेक-अप सिक्वेन्सिंग आणि पॉवर डोमेन स्विच-ऑन सिक्वेन्सिंगसाठी जबाबदार
- घड्याळे
- एकात्मिक 15- ते 35-MHz उच्च-फ्रिक्वेंसी
ऑसिलेटर विविध प्रणाली आणि परिधीय घड्याळांसाठी संदर्भ घड्याळ तयार करण्यासाठी वापरले जाते
- वैयक्तिक घड्याळ सक्षम आणि अक्षम करण्यास समर्थन देते
उपप्रणाली आणि परिधीयांसाठी नियंत्रण
वीज वापर कमी करणे सुलभ करा
- सिस्टम घड्याळे व्युत्पन्न करण्यासाठी पाच ADPLL
(एमपीयू सबसिस्टम, डीडीआर इंटरफेस, यूएसबी आणि पेरिफेरल्स [एमएमसी आणि एसडी, यूएआरटी, एसपीआय, आय२सी],एल३, एल४, इथरनेट, जीएफएक्स [एसजीएक्स५३०], एलसीडी पिक्सेल घड्याळ)


  • मागील:
  • पुढे: